24

Gerüchteküche: Hardware-Spezifikationen zu den Zen-5-APUs "Strix Point" und "Strix Halo"

Von YouTuber Moore's Law Is Dead kommen umfangreiche und detaillierte Angaben zu den APUs der Zen-5-Generation – mittels welchen AMD sogar die lange herbeigeredete "Big APU" bieten will. Logischerweise läßt sich derzeit keine dieser Angaben verifizieren, allerdings wollen MLID hierzu AMD-interne Unterlagen gesehen haben, dass ganze ist also wohl nicht nur Hörensagen. Gänzlich unmögliches wird zudem auch nicht versprochen, insofern kann man dem ganzen durchaus sein Chance geben – die Bestätigung oder Widerlegung dessen ist sowieso noch mindestens ein Jahr entfernt. Denn die reguläre Zen-5-APU "Strix Point" kommt erst im zweiten oder dritten Quartal 2024 – was zumindest der These weiterhin Vorschub leistet, dass die normalen Zen-5-Prozessoren vergleichsweise früh im Jahr 2024 erscheinen dürften.

Strix Point High End Successor to Phoenix, 15-45w "Premium Mobile", Q2-Q3 2024
• Monolithic 4nm APU
• 12 Cores Total 4C/8T Zen 5 + 8C/16T Zen 5c, 24MB of Unified L3 Cache – In an early Cinebench R23 benchmark Strix Point is ~35% faster than Phoenix when both are limited to <50w
• 8 WGP / 16 CU RDNA 3+, No Infinity Cache – Expected to trade blows 35w RTX 3050 Laptop GPUs & outperform Meteor Lake's iGPU (I don't know if AMD is aware of Intel Adamantine though)
• 128-bit LPDDR5X Memory Controller
• 20 TOPS AI Engine

Quelle:  Moore's Law Is Dead @ YouTube am 22. April 2023

Strix Point schreibt dann durchaus das weiter, was die zur CES vorgestellte "Phoenix"-APU begonnen hat – allerdings dann auf Zen-5-Level und auch GPU-seitig eine Nummer größer. So gibt es gleich bis zu 12 CPU-Kerne, von welchen allerdings nur noch 4 Big-Kerne sein werden, die restlichen 8 dann also Little-Kerne ("Zen5c") darstellen werden. Bei der Anzahl der Shader-Cluster geht man (von bisher 12) dann auf 16 hoch, welche zudem unter "RDNA3+" laufen – ohne das bislang sicher bekannt wäre, welche Änderungen diese Architektur-Stufe mit sich bringen würde. Ein Infinity Cache wird nicht verbaut, allerdings würde dies auch vergleichsweise knapp werden, denn gefertigt werden soll weiterhin unter der 4nm-Fertigung von TSMC.

Durch mehr CPU-Kerne sowie mehr Shader-Cluster dürfte diese "Strix Point" APU somit nicht ganz so klein wie "Phoenix" ausfallen (178mm²). Nicht umsonst wird AMD auch in der Zen-5-Ära die Phoenix-APU unter dem neuen Codenamen "Hawk Point" weiterlaufen lassen, hierunter soll sich eine leicht verbesserte Phoenix-APU verbergen. Jene dürfte dann den günstigeren Preisbereich besetzten und wohl die seitens AMD derzeit dort angebotenen Zen-3-APUs ablösen. Indirekt aus dem Zen-4-Portfolio wird hingegen die Idee von Desktop-Prozessoren für Mobile-Bedürfnisse übernommen – sprich, so wie es unter Zen 4 "Dragon Range" gibt, wird es unter Zen 5 dann "Fire Range" geben. Hiermit gibt es natürlich keine schlagkräftige Grafik-Performance, jene wird über eine neue "Big APU" namens "Strix Halo" geboten werden, welche im zweiten Halbjahr 2024 erscheinen soll.

Strix Halo, NEW Apple M-Series Competitor, 20-120w "Ultimate Mobile, 2H 2024
• Large Chiplet APU
• 16C/32T Zen 5 – In an early Cinebench R23 benchmark Strix Halo is ~25% faster than 16-Core Dragon Range when both are limited to <90w
• 12-Core (Above 28w Models), 8-Core (Below 28w Models), and 6-Core (Below 28w models ) are also currently planned.
• 20 WGP / 40 CU RDNA 3+, 32MB Infinity Cache – 40 CU models are expected to compete with <95w 4070 Laptops, 32CU with <65 4060 Laptops, and 24CU & 20CU models with 4050 laptops.
• 256-bit LPDDR5X Memory Controller
• 40 TOPS AI Engine

Quelle:  Moore's Law Is Dead @ YouTube am 22. April 2023

Jene kommt im Gegensatz zu den anderen APUs nicht mehr monolithisch daher, sondern basiert auf AMDs Baukasten-System aus verschiedenen Chiplets. Faktisch werden hier wohl die normalen Zen5-CCDs mit einem Sonder-IOD kombiniert, welches ein verdoppeltes Speicherinterface und eine (viel) dickere integrierte Grafik trägt. Jene soll immerhin 40 Shader-Cluster nach RDNA3+ samt 32 MB Infinity Cache beinhalten, dies ist von der reinen Hardware her ein Niveau etwas oberhalb Navi 33 (32 Shader-Cluster und 32 MB Infinity Cache). Interessant wird hier noch die Ausbringung des Speicherinterface, denn regulär sollte ein 256-Bit-Interface somit in QuadChannel-Mainboards resultieren. Auch der Sockel könnte somit eine Sonderform sein, letztlich ist das ganze ein ziemliches Sonderprodukt.

Aber angeblich kann AMD sich selbiges inzwischen leisten, im Gegensatz zu früher. Eine APU, welche sich mit einer GeForce RTX 4070 Laptop anlegen können soll (Chip-Basis: AD106, sprich Desktop-Niveau GeForce RTX 4060 Ti), wird in jedem Fall einige Aufmerksamkeit auf sich ziehen. Ob es auch ein geschäftlich erfolgreiches Produkt wird, bleibt hingegen abzuwarten, bisherige Versuche an "Big-APUs" sind aus verschiedensten Gründen gescheitert. Insbesondere im Mobile-Segment wäre AMD auch auf das Wohlwollen der Notebook-Hersteller angewiesen, eine solche "Big APU" auch tatsächlich zu verbauen – anstatt einer gewöhnliche nVidia-Grafiklösung, welche in aller Regel den größeren Werbewert im Verkaufsgeschehen hat. Und natürlich muß AMD auch zusehen, nicht ähnlich lahm bei der tatsächlichen Produkt-Auslieferung zu sein wie bei den zur CES 2023 vorgestellten Mobile-Produkten von "Phoenix" bis "Radeon RX 7600M", von welchen vier Monate später nur sporadisch etwas im Markt zu sehen ist.

Phoenix Strix Point Strix Halo
Architekturen Zen 4 & RDNA3 Zen 5 & RDNA3+ Zen 5 & RDNA3+
Fertigung TSMC 4nm, monolithisch TSMC 4nm, monolithisch TSMC 4nm, MultiChip
CPU-Kerne bis zu 8 bis zu 12 (4C+8c) bis zu 16
Shader-Cluster bis zu 12 bis zu 16 bis zu 40
Level3-Cache 16 MB 24 MB 64 MB + 32 MB IF$
Speicherinterface DualChannel DDR5/LPDDR5 DualChannel LPDDR5X QuadChannel LPDDR5X
TDP 35-54W 15-45W 25-120W
Release CES 2023 angebl. Q2-Q3/2024 angebl. H2/2024
Hinweis: Angaben zu noch nicht offiziell vorgestellter Hardware basierend auf Gerüchten & Annahmen.